Статистические характеристики сигнала ошибки цифровой системы синхронизации - page 7

(
рис
. 6,
б
),
то при следующем положительном фронте сигнала
ID-clock
переключатель устанавливается в положение
высоко
”.
Однако начи
-
ная со следующего периода сигнала
ID-clock
переключатель остается в
положении
низко
в течение двух периодов
.
При этом следующий вы
-
ходной импульс опережает по времени на один такт сигнал
ID-clock.
Если импульс
уменьшить фазу
появляется
,
когда триггерный пе
-
реключатель находится в положении
высоко
”,
этот переключатель на
следующие два такта устанавливается в положение
высоко
” (
рис
. 6,
в
).
Поскольку сигнал
уменьшить фазу
может обрабатываться только в
случае
,
если триггерный переключатель находится в положении
вы
-
соко
”,
максимальная частота выходного сигнала достигается
,
когда
состояния триггерного переключателя изменяются в следующем по
-
рядке
: “
высоко
”—“
низко
”—“
низко
”—“
высоко
”—“
низко
”—“
низко
...
Следовательно
,
частота выходного сигнала
ID-
счетчика не может пре
-
вышать двух третей значения тактовой частоты
ID-clock.
Работа схемы
при поступлении сигнала
увеличить фазу
показана на рис
. 6,
г
.
По
аналогии
,
импульс
увеличить фазу
обрабатывается только в слу
-
чае
,
если триггерный переключатель находится в состоянии
низко
”.
Как только считывается импульс
увеличить фазу
”,
триггерный пере
-
ключатель устанавливается в положение
высоко
на два следующих
положительных фронта
ID-clock.
Поэтому следующий выходной им
-
пульс оказывается задержанным на один такт
ID-clock. ID-
счетчик
обеспечивает минимальное значение частоты на выходе
,
когда состо
-
яния триггерного переключателя изменяются в следующем порядке
:
низко
”—“
высоко
”—“
высоко
”—“
низко
”—“
высоко
”—“
высоко
...
Та
-
ким образом
,
минимальная выходная частота
ID-
счетчика равна од
-
ной трети тактовой частоты
.
Очевидно
,
что диапазон выходных частот
ID-
счетчика ограничивает реализуемый диапазон рабочих частот Ц
CC.
Следует отметить
,
что описание работы
ID-
счетчика было немного
упрощено
:
схема реального
ID-
счетчика содержит не только триггер
-
ный переключатель
,
но также восемь триггеров и большое количество
логических элементов
.
Поскольку для обработки каждого сигнала
уменьшить фазу
или
увеличить фазу
” ID-
счетчиком необходимо три такта
,
максимальная
частота импульсов
уменьшить фазу
или
увеличить фазу
не превы
-
шает одной трети тактовой частоты
.
При более высокой частоте следо
-
вания импульсов
уменьшить фазу
или
увеличить фазу
некоторые
из них оказываются пропущены
(
не обрабатываются
).
Когда средняя
частота импульсов
уменьшить фазу
такова
,
что все они обрабатыва
-
ются
,
мгновенная частота выходного сигнала возрастает на
n/
2
Гц
,
где
n
количество импульсов
уменьшить фазу
”,
обнаруживаемых в те
-
50 ISSN 0236-3933.
Вестник МГТУ им
.
Н
.
Э
.
Баумана
.
Сер
. “
Приборостроение
”. 2003.
3
1,2,3,4,5,6 8,9,10,11,12,13,14,15,16
Powered by FlippingBook